Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Fine grain multi-VT co-integration methodology in UTBB FD-SOI technology., , , , , , und . VLSI-SoC, Seite 168-173. IEEE, (2013)Event-driven asynchronous voltage monitoring in energy harvesting platforms., , , und . NEWCAS, Seite 457-460. IEEE, (2012)Session 18 overview: Adaptive circuits and digital regulators: Digital circuit techniques subcommittee., , und . ISSCC, Seite 298-299. IEEE, (2018)An On-Chip Multi-mode Buck DC-DC Converter for Fine-Grain DVS on a Multi-power Domain SoC Using a 65-nm Standard CMOS Logic Process., , , , , und . PATMOS, Volume 5953 von Lecture Notes in Computer Science, Seite 336-346. Springer, (2009)Evaluation of Low-Voltage SRAM for Error-Resilient Augmented Reality Applications., , , und . SiPS, Seite 1-3. IEEE, (2021)Benefits of Joint Optimization of Tunable Wake-up Radio Architecture and Protocols., , , , , , , und . ICECS, Seite 789-792. IEEE, (2018)AsyncRFID: Fully Asynchronous Contactless Systems, Providing High Data Rates, Low Power and Dynamic Adaptation., , , und . ASYNC, Seite 86-97. IEEE Computer Society, (2006)Session 7 overview: Neuromorphic, clocking and security circuits: Digital circuits subcommittee., , und . ISSCC, Seite 116-117. IEEE, (2018)Energy-Efficient 4T SRAM Bitcell with 2T Read-Port for Ultra-Low-Voltage Operations in 28 nm 3D Monolithic CoolCubeTM Technology., , , , , , , , , und . NANOARCH, Seite 131-137. ACM, (2018)An Asynchronous Power Aware and Adaptive NoC Based Circuit., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 44 (4): 1167-1177 (2009)