Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Variation-Aware MTJ Store Energy Estimation Model for Edge Devices With Verify-and-Retryable Nonvolatile Flip-Flops., , , , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 31 (4): 532-542 (April 2023)An Architecture- Independent CGRA Compiler enabling OpenMP Applications., , , , und . IPDPS Workshops, Seite 631-638. IEEE, (2022)Glitch-aware variable pipeline optimization for CGRAs., , , und . ReConFig, Seite 1-6. IEEE, (2017)Real Chip Performance Evaluation on Through Chip Interface IP for Renesas SOTB 65nm Process., , , , und . CANDAR Workshops, Seite 269-274. IEEE, (2019)SLMLET: A RISC-V Processor SoC with Tightly-Coupled Area-Efficient eFPGA Blocks., , , , , und . COOL CHIPS, Seite 1-6. IEEE, (2024)Scalable deep neural network accelerator cores with cubic integration using through chip interface., , , , , , , und . ISOCC, Seite 155-156. IEEE, (2017)Situation-based Proactive Human-Robotic Systems Interaction and Collaboration in Future Convenience Stores., , , , , , und . SII, Seite 1417-1424. IEEE, (2024)An efficient compilation of coarse-grained reconfigurable architectures utilizing pre-optimized sub-graph mappings., , und . PDP, Seite 1-9. IEEE, (2022)Energy saving in a multi-context coarse grained reconfigurable array with non-volatile flip-flops., , , , , , , , und . MCSoC, Seite 273-280. IEEE, (2021)Exploration Framework for Synthesizable CGRAs Targeting HPC: Initial Design and Evaluation., , , , , und . IPDPS Workshops, Seite 639-646. IEEE, (2022)