Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An On-Chip NBTI Sensor for Measuring pMOS Threshold Voltage Degradation., , und . IEEE Trans. Very Large Scale Integr. Syst., 18 (6): 947-956 (2010)0.77 fJ/bit/search Content Addressable Memory Using Small Match Line Swing and Automated Background Checking Scheme for Variation Tolerance., , , , , und . IEEE J. Solid State Circuits, 49 (7): 1487-1498 (2014)A 16-kb 9T Ultralow-Voltage SRAM With Column-Based Split Cell-VSS, Data-Aware Write-Assist, and Enhanced Read Sensing Margin in 28-nm FDSOI., , und . IEEE Trans. Very Large Scale Integr. Syst., 29 (10): 1707-1719 (2021)Read Bitline Sensing and Fast Local Write-Back Techniques in Hierarchical Bitline Architecture for Ultralow-Voltage SRAMs., , und . IEEE Trans. Very Large Scale Integr. Syst., 24 (6): 2165-2173 (2016)A Robust Time-Based Multi-Level Sensing Circuit for Resistive Memory., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 70 (1): 340-352 (Januar 2023)Guest Editorial Special Issue on Selected Papers From ISCAS 2021., , und . IEEE Trans. Biomed. Circuits Syst., 15 (6): 1126-1128 (2021)A 0.4 V 12T 2RW dual-port SRAM with suppressed common-row-access disturbance., , und . Microelectron. J., (2017)A Reconfigurable 4T2R ReRAM Computing In-Memory Macro for Efficient Edge Applications., , , und . IEEE Open J. Circuits Syst., (2021)Impacts of NBTI/PBTI on SRAM VMIN and design techniques for SRAM VMIN improvement., und . ISOCC, Seite 163-166. IEEE, (2011)A Self-Adaptive Time-Based MPPT With 96.2% Tracking Efficiency and a Wide Tracking Range of 10 µA to 1 mA for IoT Applications., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 64-I (9): 2334-2345 (2017)