Autor der Publikation

Design and Analysis of a Novel Low-Power SRAM Bit-Cell Structure at Deep-Sub-Micron CMOS Technology for Mobile Multimedia Applications

. IJACSA - International Journal of Advanced Computer Science and Applications, 2 (5): 43--49 (2011)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Operation-aware assist circuit design for improved write performance of FinFET based SRAM., , , und . VDAT, Seite 1-6. IEEE, (2014)A State-of-the-Art Current Mirror-Based Reliable Wide Fan-in FinFET Domino OR Gate Design., und . CSSP, 37 (2): 475-499 (2018)An Aging-Aware Reliable FinFET-Based Low-Power 32-Word \(\) 32-bit Register File., und . CSSP, 36 (12): 4789-4808 (2017)High Performance Process Variations Aware Technique for Sub-threshold 8T-SRAM Cell., , und . Wireless Personal Communications, 78 (1): 57-68 (2014)A Process Variation Tolerant Low Contention Keeper Design for Wide Fan-In Dynamic OR Gate., , und . ISED, Seite 151-153. IEEE, (2012)Analysis of 8T SRAM Cell at Various Process Corners at 65 nm Process Technology., , , , und . Circuits and Systems, 2 (4): 326-329 (2011)Process, Voltage and Temperature Variations Aware Low Leakage Approach for Nanoscale CMOS Circuits., und . J. Low Power Electron., 10 (1): 45-52 (2014)An Energy-Efficient and Robust 10T SRAM Based in-Memory Computing Architecture., , , und . VLSID, Seite 133-138. IEEE, (2023)Novel Ultra Low Leakage FinFET Based SRAM Cell., , und . iNIS, Seite 89-92. IEEE, (2016)Design and Analysis of Schmitt Trigger Based 10T SRAM in 32 nm Technology., , und . iNIS, Seite 234-237. IEEE, (2017)