Autor der Publikation

New Generation Dynamically Reconfigurable Processor Technology for Accelerating Embedded AI Applications.

, , , , , , , , und . VLSI Circuits, Seite 41-42. IEEE, (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Optimizing time and space multiplexed computation in a dynamically reconfigurable processor., , , , , , und . FPT, Seite 106-111. IEEE, (2013)TITAC-2: An Asynchronous 32-bit Microprocessor., , , , , , , und . ASP-DAC, Seite 319-320. IEEE, (1998)Linear fuzzy clustering based on least absolute deviations., , , und . FUZZ-IEEE, Seite 1444-1449. IEEE, (2002)A Virtual Hardware System on a Dynamically Reconfigurable Logic Device., , , , , und . FCCM, Seite 295-296. IEEE Computer Society, (2000)New Generation Dynamically Reconfigurable Processor Technology for Accelerating Embedded AI Applications., , , , , , , , und . VLSI Circuits, Seite 41-42. IEEE, (2018)Techniques for Virtual Hardware on a Dynamically Reconfigurable Processor - An Approach to Tough Cases., , , , und . FPL, Volume 3203 von Lecture Notes in Computer Science, Seite 464-473. Springer, (2004)Spatial-temporal mapping of real applications on a Dynamically Reconfigurable Logic Engine (DRLE) LSI., , , , und . CICC, Seite 151-154. IEEE, (2000)20.3 A 23.9TOPS/W @ 0.8V, 130TOPS AI Accelerator with 16× Performance-Accelerable Pruning in 14nm Heterogeneous Embedded MPU for Real-Time Robot Applications., , , , , , , und . ISSCC, Seite 364-366. IEEE, (2024)C-Based Adaptive Stream Processing on Dynamically Reconfigurable Hardware: A Case Study on Window Join., , , , , , und . ARC, Volume 7806 von Lecture Notes in Computer Science, Seite 220. Springer, (2013)TITAC-2: An asynchronous 32-bit microprocessor based on Scalable-Delay-Insensitive model., , , , , , , und . ICCD, Seite 288-294. IEEE Computer Society, (1997)