Autor der Publikation

Reliability assessment of integrated power transistors: Lateral DMOS versus vertical DMOS.

, und . Microelectron. Reliab., 48 (8-9): 1300-1305 (2008)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Optimization of Retention in Ferroelectricity Boosted Gate Stacks for 3D NAND., , , , , , , und . IMW, Seite 1-4. IEEE, (2023)At the Extreme of 3D-NAND Scaling: 25 nm Z-Pitch with 10 nm Word Line Cells., , , , , , , , und . IMW, Seite 1-4. IEEE, (2022)Trap-polarization interaction during low-field trap characterization on hafnia-based ferroelectric gatestacks., , , , , , , , , und . IRPS, Seite 12-1. IEEE, (2022)Impact of Mechanical Stress on the Electrical Performance of 3D NAND., , , , , , und . IRPS, Seite 1-5. IEEE, (2019)High-K incorporated in a SiON tunnel layer for 3D NAND programming voltage reduction., , , , , , , , und . IMW, Seite 1-4. IEEE, (2022)A comprehensive variability study of doped HfO2 FeFET for memory applications., , , , , , , , und . IMW, Seite 1-4. IEEE, (2022)Enabling 3D NAND Trench Cells for Scaled Flash Memories., , , , , , , , und . IMW, Seite 1-4. IEEE, (2023)Liquid Memory and the Future of Data Storage., , , , , , , , , und 6 andere Autor(en). IMW, Seite 1-4. IEEE, (2022)Improved MW of IGZO-channel FeFET by Reading Scheme Optimization and Interfacial Engineering., , , , , , , , , und . IMW, Seite 1-4. IEEE, (2023)Reliability assessment of integrated power transistors: Lateral DMOS versus vertical DMOS., und . Microelectron. Reliab., 48 (8-9): 1300-1305 (2008)