Autor der Publikation

DFGC: DFG-aware NoC Control based on Time Stamp Prediction for Dataflow Architecture.

, , und . ICCD, Seite 432-439. IEEE, (2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Improving Utilization of Dataflow Architectures Through Software and Hardware Co-Design., , , , , und . Euro-Par, Volume 14100 von Lecture Notes in Computer Science, Seite 245-259. Springer, (2023)Augmented Reality Based Educational Design for Children., , , und . Int. J. Emerg. Technol. Learn., 14 (3): 51-60 (2019)A Loop Optimization Method for Dataflow Architecture., , , , , , , und . HPCC/DSS/SmartCity/DependSys, Seite 202-211. IEEE, (2022)Accelerating Convolutional Neural Networks by Exploiting the Sparsity of Output Activation., , , , , , , , , und 2 andere Autor(en). IEEE Trans. Parallel Distributed Syst., 34 (12): 3253-3265 (Dezember 2023)Context-aware Caching for Wireless Internet Applications., , , und . ICEBE, Seite 450-455. IEEE Computer Society, (2006)Multilayer Dataflow: Orchestrate Butterfly Sparsity to Accelerate Attention Computation., , , , , , , , , und 2 andere Autor(en). CoRR, (2024)LeakageFreeSpec: Applying the Wiping Approach to Defend Against Transient Execution Attacks., , , und . CF, ACM, (2024)DFGC: DFG-aware NoC Control based on Time Stamp Prediction for Dataflow Architecture., , und . ICCD, Seite 432-439. IEEE, (2023)ROMA: A Reconfigurable On-chip Memory Architecture for Multi-core Accelerators., , , , , , , , , und . HPCC/DSS/SmartCity/DependSys, Seite 49-57. IEEE, (2023)Metadata Distribution and Consistency Techniques for Large-Scale Cluster File Systems., , , , und . IEEE Trans. Parallel Distributed Syst., 22 (5): 803-816 (2011)