Autor der Publikation

Lattice: An ADC/DAC-less ReRAM-based Processing-In-Memory Architecture for Accelerating Deep Convolution Neural Networks.

, , , , , , , , und . DAC, Seite 1-6. IEEE, (2020)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low-power neuromorphic speech recognition engine with coarse-grain sparsity., , , , , , und . ASP-DAC, Seite 111-114. IEEE, (2017)Recent progresses of STT memory design and applications., , , , , und . ASICON, Seite 1-4. IEEE, (2015)Heterogeneous Memory Architecture Accommodating Processing-in-Memory on SoC for AIoT Applications., , , und . ASP-DAC, Seite 383-388. IEEE, (2022)Highly Efficient Neuromorphic Computing Systems With Emerging Nonvolatile Memories.. Duke University, Durham, NC, USA, (2020)base-search.net (ftdukeunivdsp:oai:localhost:10161/21451).A neuromorphic design using chaotic mott memristor with relaxation oscillation., , und . DAC, Seite 167:1-167:6. ACM, (2018)ReTransformer: ReRAM-based Processing-in-Memory Architecture for Transformer Acceleration., , , und . ICCAD, Seite 92:1-92:9. IEEE, (2020)Hardware Fault Tolerance for Binary RRAM Crossbars., , , und . ITC, Seite 1-10. IEEE, (2019)Spin-Hall Assisted STT-RAM Design and Discussion., , , , , , und . SLIP, Seite 7:1-7:4. ACM, (2016)Live Demonstration: SRAM Compute-In-Memory Based Visual & Aural Recognition System., , , , , , , , und . AICAS, Seite 1-2. IEEE, (2023)A High-Speed Robust NVM-TCAM Design Using Body Bias Feedback., , , , , , und . ACM Great Lakes Symposium on VLSI, Seite 69-74. ACM, (2015)