Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Secure Integrity Checking System for Nanoelectronic Resistive RAM., , , und . IEEE Trans. Very Large Scale Integr. Syst., 27 (2): 416-429 (2019)Robust Chaos With Novel 4-Transistor Maps., , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 70 (3): 914-918 (März 2023)Design for Eliminating Operation Specific Power Signatures from Digital Logic., , , , und . ACM Great Lakes Symposium on VLSI, Seite 111-116. ACM, (2019)Design of a Reconfigurable Chaos Gate with Enhanced Functionality Space in 65nm CMOS., , , , und . MWSCAS, Seite 1016-1019. IEEE, (2018)Design Considerations for Insulator Metal Transition based Artificial Neurons., , , und . MWSCAS, Seite 1131-1134. IEEE, (2019)Modeling of Silicon Photomultiplier Based on Perimeter Gated Single Photon Avalanche Diode., , und . MWSCAS, Seite 1110-1113. IEEE, (2019)Physically Unclonable and Reconfigurable Circuits for IP Protection: Opportunities and Challenges., , , und . ISVLSI, Seite 817-820. IEEE, (2024)1-D Robust Chaotic Maps Through Systematic Shifting and Halfway Shifted Product., , , , und . ISVLSI, Seite 319-324. IEEE, (2024)Split-Slope Chaotic Map Providing High Entropy Across Wide Range., , , , und . ISQED, Seite 1-6. IEEE, (2023)Design of a Low-Overhead Random Number Generator Using CMOS-based Cascaded Chaotic Maps., , , , und . ACM Great Lakes Symposium on VLSI, Seite 109-114. ACM, (2021)