Autor der Publikation

A 0.6 V, 1.5 GHz 84 Mb SRAM in 14 nm FinFET CMOS Technology With Capacitive Charge-Sharing Write Assist Circuitry.

, , , , , , , , , , und . IEEE J. Solid State Circuits, 51 (1): 222-229 (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Timing error correction techniques for voltage-scalable on-chip memories., , und . ISCAS (4), Seite 3563-3566. IEEE, (2005)ElastIC: An Adaptive Self-Healing Architecture for Unpredictable Silicon., , und . IEEE Des. Test Comput., 23 (6): 484-490 (2006)Advances in Microprocessor Cache Architectures Over the Last 25 Years., , , , , , , , und . IEEE Micro, 41 (6): 78-88 (2021)A 4.6 GHz 162 Mb SRAM Design in 22 nm Tri-Gate CMOS Technology With Integrated Read and Write Assist Circuitry., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 48 (1): 150-158 (2013)A 10nm SRAM Design using Gate-Modulated Self-Collapse Write Assist Enabling 175mV VMIN Reduction with Negligible Power Overhead., , , , , , , und . VLSI Circuits, Seite 1-2. IEEE, (2020)Introduction to the Special Issue on the 2020 IEEE International Solid-State Circuits Conference (ISSCC)., , , , und . IEEE J. Solid State Circuits, 56 (1): 3-6 (2021)5.6 Mb/mm2 1R1W 8T SRAM Arrays Operating Down to 560 mV Utilizing Small-Signal Sensing With Charge Shared Bitline and Asymmetric Sense Amplifier in 14 nm FinFET CMOS Technology., , , , , , und . IEEE J. Solid State Circuits, 52 (1): 229-239 (2017)A 23.6-Mb/mm $^2$ SRAM in 10-nm FinFET Technology With Pulsed-pMOS TVC and Stepped-WL for Low-Voltage Applications., , , , , und . IEEE J. Solid State Circuits, 54 (1): 210-216 (2019)A 0.6 V, 1.5 GHz 84 Mb SRAM in 14 nm FinFET CMOS Technology With Capacitive Charge-Sharing Write Assist Circuitry., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 51 (1): 222-229 (2016)Investigating Barriers for the Adoption of the German Contact-Tracing App and the Influence of a Video Intervention on User Acceptance., , , , und . MuC, Seite 330-337. ACM, (2021)