Autor der Publikation

A Ray-Casting Accelerator in 10nm CMOS for Efficient 3D Scene Reconstruction in Edge Robotics and Augmented Reality Applications.

, , , , , , , , , , , , , und . VLSI Circuits, Seite 1-2. IEEE, (2020)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Blindsight: Blinding EM Side-Channel Leakage using Built-In Fully Integrated Inductive Voltage Regulator., , , , , , , und . CoRR, (2018)Exploiting on-chip power management for side-channel security., , , , , und . DATE, Seite 401-406. IEEE, (2018)Improved Power/EM Side-Channel Attack Resistance of 128-Bit AES Engines With Random Fast Voltage Dithering., , , , , und . IEEE J. Solid State Circuits, 54 (2): 569-583 (2019)A 128b AES Engine with Higher Resistance to Power and Electromagnetic Side-Channel Attacks Enabled by a Security-Aware Integrated All-Digital Low-Dropout Regulator., , , , , und . ISSCC, Seite 404-406. IEEE, (2019)Autotuning of Integrated Inductive Voltage Regulator Using On-Chip Delay Sensor to Tolerate Process and Passive Variations., , , und . IEEE Trans. Very Large Scale Integr. Syst., 27 (8): 1768-1778 (2019)25.7 Time-Borrowing Fast Mux-D Scan Flip-Flop with On-Chip Timing/Power/VMIN Characterization Circuits in 10nm CMOS., , , , , , , , , und 4 andere Autor(en). ISSCC, Seite 392-394. IEEE, (2020)A 4900×m2 839Mbps Side-Channel Attack Resistant AES-128 in 14nm CMOS with Heterogeneous Sboxes, Linear Masked MixColumns and Dual-Rail Key Addition., , , , , , , , , und 2 andere Autor(en). VLSI Circuits, Seite 234-. IEEE, (2019)A Microwatt-Class Always-On Sensor Fusion Engine Featuring Ultra-Low-Power AOI Clocked Circuits in 14nm CMOS., , , , , , , , , und 1 andere Autor(en). VLSI Circuits, Seite 50-. IEEE, (2019)Performance based tuning of an inductive integrated voltage regulator driving a digital core against process and passive variations., , , und . DATE, Seite 367-372. IEEE, (2018)A 4900- $\mu$ m2 839-Mb/s Side-Channel Attack- Resistant AES-128 in 14-nm CMOS With Heterogeneous Sboxes, Linear Masked MixColumns, and Dual-Rail Key Addition., , , , , , , , , und 2 andere Autor(en). IEEE J. Solid State Circuits, 55 (4): 945-955 (2020)