Autor der Publikation

Towards a Truly Integrated Vector Processing Unit for Memory-bound Applications Based on a Cost-competitive Computational SRAM Design Solution.

, , , , , , , , und . ACM J. Emerg. Technol. Comput. Syst., 18 (2): 40:1-40:26 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Exploration and conception of computing architectures of type computing in-memory based on emerging non volatile memories. (Exploration et conception d'architectures de calcul de type in-memory à base de mémoires non volatiles émergentes).. Aix-Marseille University, France, (2022)Reconfigurable tiles of computing-in-memory SRAM architecture for scalable vectorization., , , , , , , und . ISLPED, Seite 121-126. ACM, (2020)An Automated Design Methodology for Computational SRAM Dedicated to Highly Data-Centric Applications: Invited Paper., , , , , , , und . SLIP, Seite 4:1-4:7. ACM, (2022)Modeling Clock Glitch Fault Injection Effects on a RISC-V Microcontroller., , , und . IOLTS, Seite 1-3. IEEE, (2024)Computational SRAM Design Automation using Pushed-Rule Bitcells for Energy-Efficient Vector Processing., , , , , , , und . DATE, Seite 1187-1192. IEEE, (2020)Towards a Truly Integrated Vector Processing Unit for Memory-bound Applications Based on a Cost-competitive Computational SRAM Design Solution., , , , , , , , und . ACM J. Emerg. Technol. Comput. Syst., 18 (2): 40:1-40:26 (2022)Storage Class Memory with Computing Row Buffer: A Design Space Exploration., , , , , , , , , und . DATE, Seite 1-6. IEEE, (2021)Inferred Fault Models for RISC-V and Arm: A Comparative Study., , , und . DFT, Seite 1-6. IEEE, (2024)