Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Architectures and Circuits for Analog-memory-based Hardware Accelerators for Deep Neural Networks (Invited)., , , , , , , , , und 13 andere Autor(en). ISCAS, Seite 1-5. IEEE, (2023)Architecting more than Moore: wireless plasticity for massive heterogeneous computer architectures (WiPLASH)., , , , , , , , , und 12 andere Autor(en). CF, Seite 191-193. ACM, (2021)Non-volatile memory as hardware synapse in neuromorphic computing: A first look at reliability issues., , , und . IRPS, Seite 6. IEEE, (2015)End-to-End DNN Inference on a Massively Parallel Analog In Memory Computing Architecture., , , , , , und . DATE, Seite 1-6. IEEE, (2023)Mushroom-Type phase change memory with projection liner: An array-level demonstration of conductance drift and noise mitigation., , , , , , , , , und 21 andere Autor(en). IRPS, Seite 1-6. IEEE, (2021)An efficient synaptic architecture for artificial neural networks., , , , , , , , und . NVMTS, Seite 1-4. IEEE, (2017)ML-HW Co-Design of Noise-Robust TinyML Models and Always-On Analog Compute-in-Memory Edge Accelerator., , , , , , , , , und . IEEE Micro, 42 (6): 76-87 (2022)Accurate Weight Mapping in a Multi-Memristive Synaptic Unit., , , , , , , , , und . ISCAS, Seite 1-5. IEEE, (2021)Mixed-precision architecture based on computational memory for training deep neural networks., , , , , und . ISCAS, Seite 1-5. IEEE, (2018)Impact of Phase-Change Memory Drift on Energy Efficiency and Accuracy of Analog Compute-in-Memory Deep Learning Inference (Invited)., , , , , , , , , und 11 andere Autor(en). IRPS, Seite 1-10. IEEE, (2023)