Autor der Publikation

Comprehensive Analysis of Hole-Trapping in SiN Films with a Wide Range of Time Constants Based on Dynamic C-V.

, , , , , und . IRPS, Seite 1-7. IEEE, (2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Comprehensive Analysis of Hole-Trapping in SiN Films with a Wide Range of Time Constants Based on Dynamic C-V., , , , , und . IRPS, Seite 1-7. IEEE, (2023)Emerging Non-Volatile Memory and Thin-Film Transistor Technologies for Future 3D-LSI., , , , , , , , und . ESSDERC, Seite 138-141. IEEE, (2018)Emerging nanoscale silicon devices taking advantage of nanostructure physics., , und . IBM J. Res. Dev., 50 (4-5): 411-418 (2006)Hot carrier degradation, TDDB, and 1/f noise in Poly-Si Tri-gate nanowire transistor., , und . IRPS, Seite 5. IEEE, (2018)A Vertical Channel-All-Around FeFET with Thermally Stable Oxide Semiconductor Achieving High ΔIon> 2µA/cell for 3D Stackable 4F2 High Speed Memory., , , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2024)Impact of specific failure mechanisms on endurance improvement for HfO2-based ferroelectric tunnel junction memory., , , , , , , , und . IRPS, Seite 6. IEEE, (2018)Ag Ionic Memory Cell Technology for Terabit-Scale High-DensityApplication., , , , , , , , , und . VLSI Circuits, Seite 188-. IEEE, (2019)New layout design methodology for monolithically integrated 3D CMOS logic circuits based on parasitics engineering., , und . ESSDERC, Seite 258-261. IEEE, (2015)Novel Operation Scheme for Suppressing Disturb in HfO2-based FeFET Considering Charge- Trapping-Coupled Polarization Dynamics., , , , , , , , , und 1 andere Autor(en). IRPS, Seite 1-5. IEEE, (2023)Breakdown Lifetime Analysis of HfO2-based Ferroelectric Tunnel Junction (FTJ) Memory for In-Memory Reinforcement Learning., , , und . IRPS, Seite 1-6. IEEE, (2020)